Карма: 8
Рейтинг сообщений: 32
Зарегистрирован: Вт апр 12, 2011 06:32:06 Сообщений: 423 Откуда: Россия, г. Омск
Рейтинг сообщения:0
Всем привет! На сайте TI сделал дизайн ИИП на WEBENCH® Designer LM3478, нормально рассчитал, и вывел результаты расчета в формате любимого орла. Схема открылась нормально, а вот файл *.brd не пожелал. Бьет ошибки: Warning(s): line 1: ignoring redefinition of number="49" in tag <layer> line 1: ignoring redefinition of number="49" in tag <layer> line 1: ignoring redefinition of number="49" in tag <layer> line 1: ignoring redefinition of number="49" in tag <layer> line 1: ignoring redefinition of number="21" in tag <layer> Error: line 1, column 16840: redefinition of name 'V' in tag <pad> Чего ему надо, непонятно. Орел 7.2.0, Prof. Кому интересно, файлы тут припаркованы (весь проект - SEPIC Vin=3-7.2V, Vout=6V, Iout=1A). Конечно, мне не составит труда развести эту схему самому, но хотел сравнить свою трассировку с, так сказать, фирменной
Подскажите как решить проблему, делал импорт другой платы чтоб сравнить размеры, удалил её. Теперь при экспорте в картинку , сверху огромная пустота. Пробовал включать все слои, но ничего не водно. Я так понимаю там чтото на слое который у меня даже не добавлен, так как мне удалить невидимое? -- Оказалась малява на слое 90 который не видно и нельзя добавить, поправил строчку в плате на оба yes, тогда слой появился
daomsk, это не в орле рисовали, это какойто экспорт , версия старая и всего одно строка, орёл так не рисует. Вроде как браузерка esy eda понимает орловый формат.
Первая ошибка, все слои лежат на одном слое. Вторая ошибка, все элементы <pad> имеют одно имя name="V" , для каждой линии должен быть свой номер. В первом случае поправил как попадя слои от балды, а дальше тоже там оказалось мало их. Только включайте сразу все слои.
Карма: 8
Рейтинг сообщений: 32
Зарегистрирован: Вт апр 12, 2011 06:32:06 Сообщений: 423 Откуда: Россия, г. Омск
Рейтинг сообщения:0
74LS00 писал(а):
daomsk, это не в орле рисовали, это какойто экспорт , версия старая и всего одно строка, орёл так не рисует. Вроде как браузерка esy eda понимает орловый формат.
В первом случае поправил как попадя слои от балды, а дальше тоже там оказалось мало их. Только включайте сразу все слои.
Обязательным условием долгой и стабильной работы Li-FePO4-аккумуляторов, в том числе и производства EVE Energy, является применение специализированных BMS-микросхем. Литий-железофосфатные АКБ отличаются такими характеристиками, как высокая многократность циклов заряда-разряда, безопасность, возможность быстрой зарядки, устойчивость к буферному режиму работы и приемлемая стоимость. Но для этих АКБ очень важен контроль процесса заряда и разряда для избегания воздействия внешнего зарядного напряжения после достижения 100% заряда. Инженеры КОМПЭЛ подготовили список таких решений от разных производителей.
Компания EVE выпустила новый аккумулятор серии PLM, сочетающий в себе высокую безопасность, длительный срок службы, широкий температурный диапазон и высокую токоотдачу даже при отрицательной температуре.
Эти аккумуляторы поддерживают заряд при температуре от -40/-20°С (сниженным значением тока), безопасны (не воспламеняются и не взрываются) при механическом повреждении (протыкание и сдавливание), устойчивы к вибрации. Они могут применяться как для автотранспорта (трекеры, маячки, сигнализация), так и для промышленных устройств мониторинга, IoT-устройств.
Не пойму в чём проблема. Решил сделать рамку на слое 249 Edge и обвести куски схемы на одном листе. Я и раньше то не понимал в каком порядке прога их печатает, но тут другая проблема,сверху или снизу появляется ряд пустых листов. При таком расположении 3 пустых листа внизу которых горизонтальная полоса от рамки, на других листах при этом рамка полностью цела. Вокруг схем ничего нет, включил все слои, пробовал выделять и ничего.
До этого прога предлагала 9 станиц из которых 3 были пусты, были даже полностью пустые, при это только 2 с полоской.
Удалил рамки со всех листов. Ставлю верхнюю левую нормально, ставлю под ней и появляется 2 верхних пустых листа. Проблема в том что стандартные рамки слишком маленькие, думал нарисовать, да чтото не подходит. Обычно просто расставлял куски схем чтоб печать попадала целиков в лист
Полагаю, что такое возможно, когда твой рисунок (рамка) выпадает за границу области печати. Соответственно остатки он вроде как переносит на новые листы. Это предположение, но думаю копать надо в эту сторону.
Мне кажется всё хитрее. Програма печати уместила не всю линию в страницу, а только 50% её цвета со 100% шириной, а вторые 50% её яркости сдублировала на другой лист. Кароче разрабы чтото намудрили с интерполяцией и размыливаением. Не знаю что именно печатет в pdf, но мне кажется сам орёл, хотя наверно и с другими принтерами так.
но вот что реально плохо, страницы печатаются слева направо, но снизу вверх. Значит я должен рисовать несколько кусков схемы слева направо, а если не влезает то рисовать над ними, не торт совсем. И смена расположения страниц тут ничего не меняет
Добрый день, уважаемые коты! Может кто-то подскажет по такому вопросу. Разрабатываю устройство на микроконтроллере ATmega32. Использую встроенный АЦП микроконтроллера и также использую раздельное питание для микроконтроллера и внешнего обвеса. Поэтому в схеме будет три "земли": аналоговая, цифровая и внешняя. И соответственно раздельное питание. Но земли должны соединится в одной точке, например, на конденсаторе фильтра питания. Как их правильно объединить, если у меня название каждой цепи разное: GND, AGND, DGND. Eagle не дает эти цепи корректно объединить, а колхозить не хочется. Должна же быть какая-то возможность. Также еще интересует, если проект состоит из нескольких плат, можно ли их как-то упорядочить. чтобы допустим, подсветка цепей работала сразу на нескольких платах. А то если я устанавливаю разъем, который нужен для соединения плат шлейфом, у меня по этой цепи идет разрыв. Заранее благодарен за помощь.
По земле, на сколько я знаю, корректного варианта нет. По сути, если три земли на одном конденсаторе, то это одна земля. Вариант все объединить и при разводке отслеживать что где должно быть расположено. По различным платам вопрос уже был то ли тут то ли на ЕЕ. Единственный вариант приемлемый который нашли - ставится два разъема для разных плат и разводится на одном листе для контроля совпадения соединений. Оставшиеся айрвейвы потом скрываются
Такой вопрос: нужно использовать такой клеммник 2EDGRC-5.08-02P http://www.ebay.com/itm/10pcs-5-08mm-2- ... 1951759078? В какой библиотеке Eagle его можно найти, а то облом с нуля рисовать, может уже есть в библиотеках
Я делал для этой цели "компонент" с тремя ногами. На чертеже ставил три крошечные SMD площадки внахлест друг на друга. Прокатывало нормально. DRC конечно ругается на такое, но все работает.
Такой вопрос: нужно использовать такой клеммник 2EDGRC-5.08-02P http://www.ebay.com/itm/10pcs-5-08mm-2- ... 1951759078? В какой библиотеке Eagle его можно найти, а то облом с нуля рисовать, может уже есть в библиотеках
Есть у кого нибудь обозначение VFD индикатора чтото вроде такого. Хотя может прям так и сделать. Скачал гдето библиотеку ламп, пытался впихнуть, проблема как и в сплане, нифига шаг стандартный не выходит. Думал типо от светодиодного поставить, но тут же не одна нога, а целых 3, как их растолкать и уместить понятно.
Готовых схем с лампами и подобным не видел толком, обычно ставят разъём и лампу проводками
Добрый день, подскажите пожалуйста команду для переключения между платой и схемой. Делал так edit plate.brd Это работает но в одном конкретном проекте, как сделать универсальную команду.
Сейчас этот форум просматривают: smacorp и гости: 42
Вы не можете начинать темы Вы не можете отвечать на сообщения Вы не можете редактировать свои сообщения Вы не можете удалять свои сообщения Вы не можете добавлять вложения